4. 影响电流采样的一个因素——延迟源
在双电阻采样的电机驱动FOC控制中,采样点设置为驱动桥下管打开的中间时刻。注意,这里是驱动桥下管打开的中间时刻,而不是MCU输出的PWM周期中间时刻。因为从MCU计算生成PWM到电流信号送入MCU的ADC模块,这个典型的驱动拓扑中,存在多达七个延迟源!
4.1 延迟类型及典型时间
4.2 延迟源详细分析
(1)PWM死区时间插入
在所需的PWM波形插入死区时间之后,我们得到的是PWM中点和上升沿都向右移动。在FOC控制算法计算出适当的PWM之后,我们立即开始看到第一个延迟,即死区时间。
(2)光耦延迟和预驱动器延迟
与MCU引脚输出的波形相比,预驱动器的输出延迟了一段时间(Delay1)。
(3)晶体管开关延迟
Delay2为相线电压理论切换点(CMP2)与实际切换点的时刻之间的整个延迟。
Zui后,栅极电压到达了能令晶体管导通的程度,电流通过相线和采样电阻,在采样电阻两端产生电压差,红色波形为理想状态下的相电流波形。此时与MCU计算生成的PWM周期中点存在延迟总时间如图中“相电流中点移位”。
(4)其他延迟
所有的电子电路中,都会存在信号的延迟问题。信号延迟不可能被完全消除,但可通过选用低延迟的器件以减小影响。
在电机驱动中,除了选用合适的器件外,还需要对信号延迟进行软件补偿。文中提及的这些延迟源的jingque延迟时间,我们可以通过示波器和计算得出,在软件上补偿这些延迟,才可得出正确的电流采样时刻。这样在正确的时刻采集到的数据才能作为FOC控制中重建电机三相电流的数据来源。